編寫相應功能模塊的HDL設計程序
發(fā)布時間:2017/11/9 12:21:27 訪問次數(shù):512
編寫相應功能模塊的HDL設計程序。
完成頂層電路原理圖的設計。 H006-10403025
對該電路系統(tǒng)進行功能仿真。
根據(jù)EDA實驗開發(fā)系統(tǒng)上的CPLD/FPGA芯片進行適配,生成配置文件或JEDEC將配置文件或JEDEC文件下載到EDA實驗開發(fā)系統(tǒng)。
在EDA實驗開發(fā)系統(tǒng)上調試、驗證電路功能。
在數(shù)字系統(tǒng)中,一般是采用二進制數(shù)進行運算的,但是由于人們習慣采用十進制,因此常需要進行十進制數(shù)和二進制數(shù)之間的轉換。為了便于數(shù)字系統(tǒng)處理十進制數(shù),經(jīng)常采用編碼的方法,即以若干位二進制碼來表示1位十進制數(shù),這種代碼稱為二進制編碼的十進制數(shù),簡稱二一十進制碼或BCD碼(Binary Coded Decimal Codes)。常見的BCD碼,有8421碼、5421碼、2421碼和余3碼等。
設計一個BCD碼轉換電路。其中X3X2XIXO是數(shù)據(jù)輸入端,
輸入4位二進制數(shù),X,為高位;Y3 Y2 Y,YO是數(shù)據(jù)輸出端,輸出的是BCD碼,Y3為高位。EN為該電路的使能控制信號,S.和So為功能控制信號。
編寫相應功能模塊的HDL設計程序。
完成頂層電路原理圖的設計。 H006-10403025
對該電路系統(tǒng)進行功能仿真。
根據(jù)EDA實驗開發(fā)系統(tǒng)上的CPLD/FPGA芯片進行適配,生成配置文件或JEDEC將配置文件或JEDEC文件下載到EDA實驗開發(fā)系統(tǒng)。
在EDA實驗開發(fā)系統(tǒng)上調試、驗證電路功能。
在數(shù)字系統(tǒng)中,一般是采用二進制數(shù)進行運算的,但是由于人們習慣采用十進制,因此常需要進行十進制數(shù)和二進制數(shù)之間的轉換。為了便于數(shù)字系統(tǒng)處理十進制數(shù),經(jīng)常采用編碼的方法,即以若干位二進制碼來表示1位十進制數(shù),這種代碼稱為二進制編碼的十進制數(shù),簡稱二一十進制碼或BCD碼(Binary Coded Decimal Codes)。常見的BCD碼,有8421碼、5421碼、2421碼和余3碼等。
設計一個BCD碼轉換電路。其中X3X2XIXO是數(shù)據(jù)輸入端,
輸入4位二進制數(shù),X,為高位;Y3 Y2 Y,YO是數(shù)據(jù)輸出端,輸出的是BCD碼,Y3為高位。EN為該電路的使能控制信號,S.和So為功能控制信號。
上一篇:觀察輸出波形