音頻放大器是一個小型的電路系統(tǒng)
發(fā)布時間:2017/12/13 17:30:15 訪問次數(shù):504
音頻放大器是一個小型的電路系統(tǒng),硬件調(diào)試前需要對完整電路進行合理布局,K4B1G0846E-HCH9功放級應(yīng)遠離輸入級,每一級的地線盡量接在一起,連線盡可能短,否則容易產(chǎn)生自激。調(diào)試時單級電路的技術(shù)指標較容易達到,但進行級聯(lián)時,由于級間相互影響,可能使單級的技術(shù)指標發(fā)生很大變化,甚至兩極不能進行級聯(lián)。產(chǎn)生的主要原因可能是布線不太合理,形成級間交叉耦合,應(yīng)考慮重新布線;或是級聯(lián)后各級電流都要流經(jīng)電源內(nèi)阻,內(nèi)阻壓降對某一級可能形成正反饋,應(yīng)接RC去藕濾波電路。一般尺取幾十歐姆,C-般用幾百微法大電容與0.1微法的小電容相并聯(lián)。另外功放級輸出信號較大,對前級容易產(chǎn)生影響,引起自激,而集成塊內(nèi)部電路多極點引起的正反饋也容易產(chǎn)生高頻自激,可以通過增強外部電路的負反饋來消除疊加的高頻毛刺。
實驗內(nèi)容
1.音頻放大器的技術(shù)指標要求:
(1)士l2 V雙直流電源供電,負載阻抗(揚聲器)RL=8 Q;
(2)當輸入信號V_10 mV(有效值)時,輸出額定功率大于1W;
(3)信號頗率范圍戶20 Hz~20 kHz;
(4)音調(diào)控制范圍:低音100 Hz時有士12 dB的提升和衰減量,高音10 kHz時有+12 dB的提升和衰減量;
(5)輸入阻抗》20 kQ。
2.根據(jù)技術(shù)指標設(shè)計各級的增益分配,并分析計算相應(yīng)的實現(xiàn)電路的各元件參數(shù)。
音頻放大器是一個小型的電路系統(tǒng),硬件調(diào)試前需要對完整電路進行合理布局,K4B1G0846E-HCH9功放級應(yīng)遠離輸入級,每一級的地線盡量接在一起,連線盡可能短,否則容易產(chǎn)生自激。調(diào)試時單級電路的技術(shù)指標較容易達到,但進行級聯(lián)時,由于級間相互影響,可能使單級的技術(shù)指標發(fā)生很大變化,甚至兩極不能進行級聯(lián)。產(chǎn)生的主要原因可能是布線不太合理,形成級間交叉耦合,應(yīng)考慮重新布線;或是級聯(lián)后各級電流都要流經(jīng)電源內(nèi)阻,內(nèi)阻壓降對某一級可能形成正反饋,應(yīng)接RC去藕濾波電路。一般尺取幾十歐姆,C-般用幾百微法大電容與0.1微法的小電容相并聯(lián)。另外功放級輸出信號較大,對前級容易產(chǎn)生影響,引起自激,而集成塊內(nèi)部電路多極點引起的正反饋也容易產(chǎn)生高頻自激,可以通過增強外部電路的負反饋來消除疊加的高頻毛刺。
實驗內(nèi)容
1.音頻放大器的技術(shù)指標要求:
(1)士l2 V雙直流電源供電,負載阻抗(揚聲器)RL=8 Q;
(2)當輸入信號V_10 mV(有效值)時,輸出額定功率大于1W;
(3)信號頗率范圍戶20 Hz~20 kHz;
(4)音調(diào)控制范圍:低音100 Hz時有士12 dB的提升和衰減量,高音10 kHz時有+12 dB的提升和衰減量;
(5)輸入阻抗》20 kQ。
2.根據(jù)技術(shù)指標設(shè)計各級的增益分配,并分析計算相應(yīng)的實現(xiàn)電路的各元件參數(shù)。
熱門點擊
- 給出該差分放大電路的各三極管的靜態(tài)工作點
- 空間電荷區(qū)總的電場為外加偏壓形成的電場與內(nèi)建
- 混合整數(shù)規(guī)劃問題的求解過程往往比較復(fù)雜
- 若時間繼電器常開延時閉合觸點正常
- 揚聲器
- DFM技術(shù)和工作流程
- 設(shè)計一個放大電路應(yīng)注意哪些原則?
- 印制板的種類
- 通過光電二極管檢測光斑位置的變化
- 藍寶石襯底圖形化的制備正在往納米級別發(fā)展
推薦技術(shù)資料
- AMOLED顯示驅(qū)動芯片關(guān)鍵技
- CMOS圖像傳感器技術(shù)參數(shù)設(shè)計
- GB300 超級芯片應(yīng)用需求分
- 4NP 工藝NVIDIA Bl
- GB300 芯片、NVL72
- 首個最新高端芯片人工智能服務(wù)器
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究