確定耦合電容Cl與C2的方法
發(fā)布時(shí)間:2012/5/9 19:27:35 訪問次數(shù):726
Cl與C2是將基極或集電極的直流AOTF8N60電壓截去僅讓交流成分進(jìn)行輸入輸出的耦合電容,但是如圖2. 11所示,C,與輸入阻抗、Cz與連接在輸出端的負(fù)載電阻分別形成高通濾波器——僅讓高頻通過的濾波器。
當(dāng)C,與C2取很小值時(shí),在濾波效果上難于通過低頻,頻率特性下降,在此取C1一C2 =lO)uF。
關(guān)于圖2.1電路的交流輸入阻抗,如設(shè)晶體管的輸入阻抗為無限大,則電源的阻抗在交流上是與GND相同的阻抗(即為0Q),所以輸入阻抗為R,與R:的并聯(lián)連接的值R,∥R2(晶體管的基極電流極小,所以晶體管本身的輸入阻抗可以看成非常大)。
因此,由Cl形成的高通濾波器的截止頻率fc(振幅特性下降3dB-即下降到在的頻率)為:
要注意,由該C。形成的高通濾波器的fe,會(huì)因輸出端接有不同的負(fù)載電阻而發(fā)生變化(例如接在輸出端電路的輸入阻抗等)。所以,預(yù)先考慮一下接有什么樣的負(fù)載是至關(guān)重要的。
Cl與C2是將基極或集電極的直流AOTF8N60電壓截去僅讓交流成分進(jìn)行輸入輸出的耦合電容,但是如圖2. 11所示,C,與輸入阻抗、Cz與連接在輸出端的負(fù)載電阻分別形成高通濾波器——僅讓高頻通過的濾波器。
當(dāng)C,與C2取很小值時(shí),在濾波效果上難于通過低頻,頻率特性下降,在此取C1一C2 =lO)uF。
關(guān)于圖2.1電路的交流輸入阻抗,如設(shè)晶體管的輸入阻抗為無限大,則電源的阻抗在交流上是與GND相同的阻抗(即為0Q),所以輸入阻抗為R,與R:的并聯(lián)連接的值R,∥R2(晶體管的基極電流極小,所以晶體管本身的輸入阻抗可以看成非常大)。
因此,由Cl形成的高通濾波器的截止頻率fc(振幅特性下降3dB-即下降到在的頻率)為:
要注意,由該C。形成的高通濾波器的fe,會(huì)因輸出端接有不同的負(fù)載電阻而發(fā)生變化(例如接在輸出端電路的輸入阻抗等)。所以,預(yù)先考慮一下接有什么樣的負(fù)載是至關(guān)重要的。
上一篇:確定電源去耦電容C3與C4的方法
熱門點(diǎn)擊
- DFuse
- SCR ESD器件
- 使用正負(fù)電源的推挽型射極跟隨器
- 機(jī)械應(yīng)力對(duì)電子元器件可靠性影響分析
- 寄生耦合設(shè)計(jì)技術(shù)
- 節(jié)點(diǎn)電路原理圖
- 射頻通信技術(shù)
- 降額設(shè)計(jì)
- 接口電路及CC2420工作方式
- 標(biāo)準(zhǔn)I/O接口
推薦技術(shù)資料
- 驅(qū)動(dòng)板的原理分析
- 先來看看原理圖。圖8所示為底板及其驅(qū)動(dòng)示意圖,F(xiàn)M08... [詳細(xì)]
- CV/CC InnoSwitch3-AQ 開
- URF1DxxM-60WR3系
- 1-6W URA24xxN-x
- 閉環(huán)磁通門信號(hào)調(diào)節(jié)芯片NSDRV401
- SK-RiSC-SOM-H27X-V1.1應(yīng)
- RISC技術(shù)8位微控制器參數(shù)設(shè)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究