JFET模擬開關的設計
發(fā)布時間:2012/5/31 20:03:20 訪問次數(shù):1978
下面具體DS1747W-120IND設計圖13.6的電路。這個電路的設計指標如下:
這個電路是用CMOS邏輯電路(4000B系列或者74HC,74AC系列)輸出的OV/+5V信號對2VP-P的模擬信號進行開關的電路。
所謂導通電阻RON是指開關接通時輸入輸出間的電阻值,理想值是OQ。機械開關中RON≈OQ,(mQ數(shù)量級),模擬開關器件是以半導體為開關器件串聯(lián)接人的,所以不是0Q。一般來說,JFET開關器件的導通電阻為數(shù)歐至數(shù)百歐,使用MOS-FET時可以降低到0.O1Q至數(shù)歐。
下面具體DS1747W-120IND設計圖13.6的電路。這個電路的設計指標如下:
這個電路是用CMOS邏輯電路(4000B系列或者74HC,74AC系列)輸出的OV/+5V信號對2VP-P的模擬信號進行開關的電路。
所謂導通電阻RON是指開關接通時輸入輸出間的電阻值,理想值是OQ。機械開關中RON≈OQ,(mQ數(shù)量級),模擬開關器件是以半導體為開關器件串聯(lián)接人的,所以不是0Q。一般來說,JFET開關器件的導通電阻為數(shù)歐至數(shù)百歐,使用MOS-FET時可以降低到0.O1Q至數(shù)歐。
上一篇:開關用FET的選擇