基本并聯(lián)穩(wěn)壓器
發(fā)布時間:2013/11/5 21:23:45 訪問次數(shù):809
正如所見,AD826ARZ-REEL7串聯(lián)穩(wěn)壓器中的穩(wěn)壓元件是串聯(lián)晶體管。圖19.53(a)給出了一種并聯(lián)型穩(wěn)壓器的簡單表示方法,圖19. 53(b)中給出了各基本元件。
圖19.53 基本的運算放大器并聯(lián)穩(wěn)壓器
在基本并聯(lián)穩(wěn)壓器( shunt regulator)中,控制元件是一個與負載相并聯(lián)的晶體管(Q,),如圖19.54所示。一個串聯(lián)電阻(R,)與負載相串聯(lián)。除了穩(wěn)壓是通過控制流過并聯(lián)晶體管Q1中的電流來實現(xiàn)之外,該電路的T作過程與串聯(lián)穩(wěn)壓器相似。
圖19. 54 三端并聯(lián)穩(wěn)壓器的方框圖
當輸出電壓由于輸入電壓或負載電流的變化而試圖變小時,如圖19.55(a)所示,這種變化被R1和R2檢測到,并加到運算放大器的同相輸入端。所產(chǎn)生的電壓差使運算放大器的輸出電壓vi,減小,使Q。的驅(qū)動信號減小,因此使其集電極電流(并聯(lián)電流)減小、集電極與發(fā)射極之間的內(nèi)阻。增加。由于與Rl起分壓器的作用,該作周對減小的傾向進行補償,并使其保持在一個近似恒定的電平上。
正如所見,AD826ARZ-REEL7串聯(lián)穩(wěn)壓器中的穩(wěn)壓元件是串聯(lián)晶體管。圖19.53(a)給出了一種并聯(lián)型穩(wěn)壓器的簡單表示方法,圖19. 53(b)中給出了各基本元件。
圖19.53 基本的運算放大器并聯(lián)穩(wěn)壓器
在基本并聯(lián)穩(wěn)壓器( shunt regulator)中,控制元件是一個與負載相并聯(lián)的晶體管(Q,),如圖19.54所示。一個串聯(lián)電阻(R,)與負載相串聯(lián)。除了穩(wěn)壓是通過控制流過并聯(lián)晶體管Q1中的電流來實現(xiàn)之外,該電路的T作過程與串聯(lián)穩(wěn)壓器相似。
圖19. 54 三端并聯(lián)穩(wěn)壓器的方框圖
當輸出電壓由于輸入電壓或負載電流的變化而試圖變小時,如圖19.55(a)所示,這種變化被R1和R2檢測到,并加到運算放大器的同相輸入端。所產(chǎn)生的電壓差使運算放大器的輸出電壓vi,減小,使Q。的驅(qū)動信號減小,因此使其集電極電流(并聯(lián)電流)減小、集電極與發(fā)射極之間的內(nèi)阻。增加。由于與Rl起分壓器的作用,該作周對減小的傾向進行補償,并使其保持在一個近似恒定的電平上。
上一篇:雙極性電源
熱門點擊
- 同步十進制計數(shù)器74LS160(T4160)
- 柵源電壓對導電溝道的影響
- 74LS49外接上拉電阻驅(qū)動半導體數(shù)碼管
- 正弦波的角度
- 敘述RC電路中電流與電壓的關(guān)系
- 法拉第定律
- UL集成邏輯門電路多余輸入端的處理
- 測量時間常數(shù)的電路
- 場效應(yīng)管的特性與參數(shù)
- 齊納二極管
推薦技術(shù)資料
- AMOLED顯示驅(qū)動芯片關(guān)鍵技
- CMOS圖像傳感器技術(shù)參數(shù)設(shè)計
- GB300 超級芯片應(yīng)用需求分
- 4NP 工藝NVIDIA Bl
- GB300 芯片、NVL72
- 首個最新高端芯片人工智能服務(wù)器
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究