總體設(shè)計(jì)說明書
發(fā)布時(shí)間:2014/6/16 20:47:16 訪問次數(shù):728
結(jié)構(gòu)設(shè)計(jì)階段輸出的文檔是總體設(shè)計(jì)說明書,總體設(shè)計(jì)說明書要對(duì)系統(tǒng)總體結(jié)構(gòu)做出說明,PI3A3160CZEEX為系統(tǒng)的詳細(xì)設(shè)計(jì)提供基礎(chǔ)。可以參考以下內(nèi)容編制總體設(shè)計(jì)說明書:
(1)引言(編寫目的、背景、定義、參考資料等)。
(2)總體設(shè)計(jì)(需求規(guī)定、運(yùn)行環(huán)境、基本設(shè)計(jì)概念和處理流程、結(jié)構(gòu)、功能需求和程序的關(guān)系、人工處理過程、尚未解決的問題)。
(3)接口設(shè)計(jì)(用戶接口、外部接口、內(nèi)部接口)。
(4)運(yùn)行設(shè)計(jì)(運(yùn)行模塊組合、運(yùn)行控制、運(yùn)行時(shí)間)。
(5)系統(tǒng)數(shù)據(jù)結(jié)構(gòu)設(shè)計(jì)(邏輯、物理、數(shù)據(jù)結(jié)構(gòu)設(shè)計(jì))。
(6)系統(tǒng)出錯(cuò)處理設(shè)計(jì)(出錯(cuò)信息、補(bǔ)救措施、系統(tǒng)維護(hù))。
結(jié)構(gòu)設(shè)計(jì)階段輸出的文檔是總體設(shè)計(jì)說明書,總體設(shè)計(jì)說明書要對(duì)系統(tǒng)總體結(jié)構(gòu)做出說明,PI3A3160CZEEX為系統(tǒng)的詳細(xì)設(shè)計(jì)提供基礎(chǔ)。可以參考以下內(nèi)容編制總體設(shè)計(jì)說明書:
(1)引言(編寫目的、背景、定義、參考資料等)。
(2)總體設(shè)計(jì)(需求規(guī)定、運(yùn)行環(huán)境、基本設(shè)計(jì)概念和處理流程、結(jié)構(gòu)、功能需求和程序的關(guān)系、人工處理過程、尚未解決的問題)。
(3)接口設(shè)計(jì)(用戶接口、外部接口、內(nèi)部接口)。
(4)運(yùn)行設(shè)計(jì)(運(yùn)行模塊組合、運(yùn)行控制、運(yùn)行時(shí)間)。
(5)系統(tǒng)數(shù)據(jù)結(jié)構(gòu)設(shè)計(jì)(邏輯、物理、數(shù)據(jù)結(jié)構(gòu)設(shè)計(jì))。
(6)系統(tǒng)出錯(cuò)處理設(shè)計(jì)(出錯(cuò)信息、補(bǔ)救措施、系統(tǒng)維護(hù))。
熱門點(diǎn)擊
- 雙波峰焊接過程示意圖和雙波峰焊錫波
- 半導(dǎo)體存儲(chǔ)器的性能指標(biāo)
- 程序中斷傳送方式
- 預(yù)置焊料預(yù)制片法
- 控制線(6條)
- 生成網(wǎng)絡(luò)表文件和材料清單
- 函數(shù)定義
- 壓接工藝
- 無鉛焊料與有鉛元件(無引線或有引腳元件)混裝
- 波峰噴嘴
推薦技術(shù)資料
- 繪制印制電路板的過程
- 繪制印制電路板是相當(dāng)重要的過程,EPL2010新穎的理... [詳細(xì)]
- CV/CC InnoSwitch3-AQ 開
- URF1DxxM-60WR3系
- 1-6W URA24xxN-x
- 閉環(huán)磁通門信號(hào)調(diào)節(jié)芯片NSDRV401
- SK-RiSC-SOM-H27X-V1.1應(yīng)
- RISC技術(shù)8位微控制器參數(shù)設(shè)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究