生成網(wǎng)絡(luò)表文件和材料清單
發(fā)布時(shí)間:2014/5/17 18:25:01 訪問次數(shù):1359
選擇菜單“Design”設(shè)計(jì)。“Greate Netlist”創(chuàng)建網(wǎng)絡(luò)表,出現(xiàn)“Netlist Creation”對話框,Q14F1BXXB24E如圖5.44所示。
該對話框包括“Preferences”和“Trace Options”兩個選項(xiàng)卡。對話框中的具體內(nèi)容如下:
①“Output Format”下拉列表框。用來設(shè)置網(wǎng)絡(luò)表格式,一般選取“Protel”。
②“Net Identifier Scope”下拉列表框。用于設(shè)置網(wǎng)絡(luò)標(biāo)號、子圖符號I/O端口、電路I/O端口的作用范圍,共有3個選項(xiàng):“Net Labels and Ports Global“代表網(wǎng)絡(luò)標(biāo)號和電路I/O端口在整個項(xiàng)目文件中的所有電路圖中都有效;“Only Ports Global”代表只有I/O端口在整個項(xiàng)目文件中有效;“Sheet Symbol/PortConnections”代表在子圖符號I/O口與下一層的電路I/O端口同名時(shí),二者在電氣上相通。
③“Sheets to Netlist”下拉列表框。用于選擇產(chǎn)生網(wǎng)絡(luò)表的范圍,“Active Sheets”當(dāng)前電路、“Active Project”當(dāng)前項(xiàng)目文件、“Active Sheet Plus Sub Sheets”當(dāng)前電路圖與子圖。
④“Append Sheet Numbers To Local Net Name”復(fù)選框。選中則在生成網(wǎng)絡(luò)表時(shí),將電路圖 的編號附在每個網(wǎng)絡(luò)名稱上,以識別該網(wǎng)絡(luò)的位置。
⑤“Descend into sheet parts”復(fù)選框。選中則在生成網(wǎng)絡(luò)表時(shí),系統(tǒng)將元件的內(nèi)電路作為電路的一部分,一起轉(zhuǎn)化為網(wǎng)絡(luò)表。
⑥“Include Un-Named Single Pin Nets”復(fù)選框。選中此復(fù)選框,則在生成網(wǎng)絡(luò)表時(shí),將電路圖中沒有名稱的管腳,也一起轉(zhuǎn)換到網(wǎng)絡(luò)表中。
設(shè)置好參數(shù)后,單擊“OK”按鈕確認(rèn),即可生成網(wǎng)絡(luò)表文件(.net),該文件中無紅色表示通過。
選擇“Reports”報(bào)告菜單下的“Bill of Material”材料清單項(xiàng),可生成材料清單。
選擇菜單“Design”設(shè)計(jì)。“Greate Netlist”創(chuàng)建網(wǎng)絡(luò)表,出現(xiàn)“Netlist Creation”對話框,Q14F1BXXB24E如圖5.44所示。
該對話框包括“Preferences”和“Trace Options”兩個選項(xiàng)卡。對話框中的具體內(nèi)容如下:
①“Output Format”下拉列表框。用來設(shè)置網(wǎng)絡(luò)表格式,一般選取“Protel”。
②“Net Identifier Scope”下拉列表框。用于設(shè)置網(wǎng)絡(luò)標(biāo)號、子圖符號I/O端口、電路I/O端口的作用范圍,共有3個選項(xiàng):“Net Labels and Ports Global“代表網(wǎng)絡(luò)標(biāo)號和電路I/O端口在整個項(xiàng)目文件中的所有電路圖中都有效;“Only Ports Global”代表只有I/O端口在整個項(xiàng)目文件中有效;“Sheet Symbol/PortConnections”代表在子圖符號I/O口與下一層的電路I/O端口同名時(shí),二者在電氣上相通。
③“Sheets to Netlist”下拉列表框。用于選擇產(chǎn)生網(wǎng)絡(luò)表的范圍,“Active Sheets”當(dāng)前電路、“Active Project”當(dāng)前項(xiàng)目文件、“Active Sheet Plus Sub Sheets”當(dāng)前電路圖與子圖。
④“Append Sheet Numbers To Local Net Name”復(fù)選框。選中則在生成網(wǎng)絡(luò)表時(shí),將電路圖 的編號附在每個網(wǎng)絡(luò)名稱上,以識別該網(wǎng)絡(luò)的位置。
⑤“Descend into sheet parts”復(fù)選框。選中則在生成網(wǎng)絡(luò)表時(shí),系統(tǒng)將元件的內(nèi)電路作為電路的一部分,一起轉(zhuǎn)化為網(wǎng)絡(luò)表。
⑥“Include Un-Named Single Pin Nets”復(fù)選框。選中此復(fù)選框,則在生成網(wǎng)絡(luò)表時(shí),將電路圖中沒有名稱的管腳,也一起轉(zhuǎn)換到網(wǎng)絡(luò)表中。
設(shè)置好參數(shù)后,單擊“OK”按鈕確認(rèn),即可生成網(wǎng)絡(luò)表文件(.net),該文件中無紅色表示通過。
選擇“Reports”報(bào)告菜單下的“Bill of Material”材料清單項(xiàng),可生成材料清單。
上一篇:電氣規(guī)則檢查
熱門點(diǎn)擊
- 使用TTL電路的注意事項(xiàng)
- 轉(zhuǎn)移阻抗
- 助焊劑的組成
- ENIG (Ni/Au)
- 典型的磁化曲線,磁導(dǎo)率等于醢線的斜率
- 高頻噪聲
- 雙波峰焊接過程示意圖和雙波峰焊錫波
- 正交的布線信號層參考同一平面的6層PCB疊層
- PCB焊盤表面涂(鍍)層
- 預(yù)置焊料預(yù)制片法
推薦技術(shù)資料
- 繪制印制電路板的過程
- 繪制印制電路板是相當(dāng)重要的過程,EPL2010新穎的理... [詳細(xì)]
- 1200 V CoolSiC MOSFET
- 高帶寬內(nèi)存(HBM)和芯片間互連(ICI)應(yīng)
- 第七代TPU—Ironwood
- Neuralink新款“心靈感
- IR最新功率MOSFET的30
- 全新第4代SiC MOSFET
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究