本節(jié)所描述的是一個(gè)抗擾度測(cè)試的案例
發(fā)布時(shí)間:2017/6/9 20:06:18 訪問(wèn)次數(shù):683
【思考與啟示】
PCB中的工作地與與金屬外殼之間只要互連正確并不會(huì)導(dǎo)致外部的干擾進(jìn)人PCB,相反, EDD51321DBH-5BTS-F由于金屬外殼的低阻抗特性會(huì)把本來(lái)要流入PCB的干擾旁路在金屬外殼上。PCB工作地與金屬外殼互連時(shí),金屬外殼在互連點(diǎn)之間的阻抗一定要低于互連點(diǎn)之間PCB工作地之間的阻抗,或者互連排線之間的阻抗。
本節(jié)所描述的是一個(gè)抗擾度測(cè)試的案例,其實(shí)不僅是抗擾度問(wèn)題,對(duì)于EMI也是一樣。看如下估算實(shí)例。
假設(shè)圖2.81中的PCB1和PCB2都是帶有完整地(0Ⅴ)平面的多層板,互連排線長(zhǎng)為10cm。則每根線的寄生電感乙≈100nH(按10cm長(zhǎng)度估算,且10nH/cm),插針中定義成“地”的針數(shù)為10個(gè),通過(guò)連接器的是一個(gè)電壓為3.3Ⅴ,頻率為10M△的方波信號(hào),該信號(hào)線的特性阻抗為100Ω。PCB2上的電纜束長(zhǎng)度在3m以上。則:方波信號(hào)在30MHz處諧波(3次諧波)電壓幅度為σ:σ=0.7Ⅴ,信號(hào)在⒛MHz諧波處的電流J:
【思考與啟示】
PCB中的工作地與與金屬外殼之間只要互連正確并不會(huì)導(dǎo)致外部的干擾進(jìn)人PCB,相反, EDD51321DBH-5BTS-F由于金屬外殼的低阻抗特性會(huì)把本來(lái)要流入PCB的干擾旁路在金屬外殼上。PCB工作地與金屬外殼互連時(shí),金屬外殼在互連點(diǎn)之間的阻抗一定要低于互連點(diǎn)之間PCB工作地之間的阻抗,或者互連排線之間的阻抗。
本節(jié)所描述的是一個(gè)抗擾度測(cè)試的案例,其實(shí)不僅是抗擾度問(wèn)題,對(duì)于EMI也是一樣。看如下估算實(shí)例。
假設(shè)圖2.81中的PCB1和PCB2都是帶有完整地(0Ⅴ)平面的多層板,互連排線長(zhǎng)為10cm。則每根線的寄生電感乙≈100nH(按10cm長(zhǎng)度估算,且10nH/cm),插針中定義成“地”的針數(shù)為10個(gè),通過(guò)連接器的是一個(gè)電壓為3.3Ⅴ,頻率為10M△的方波信號(hào),該信號(hào)線的特性阻抗為100Ω。PCB2上的電纜束長(zhǎng)度在3m以上。則:方波信號(hào)在30MHz處諧波(3次諧波)電壓幅度為σ:σ=0.7Ⅴ,信號(hào)在⒛MHz諧波處的電流J:
熱門(mén)點(diǎn)擊
- 基本光刻工藝流程
- 摻雜濃度及雜質(zhì)類(lèi)型對(duì)氧化速率的影響
- 源阻抗模擬網(wǎng)絡(luò)LIsN內(nèi)部原理
- Ⅴ族施主雜質(zhì)在硅中的電離能很小
- 填隙式擴(kuò)散
- 刻蝕均勻性
- LPCVD氮化硅薄膜在KOH水溶液中的腐蝕速
- 掩模板的基本構(gòu)造及質(zhì)量要求
- APCVD工藝主要用于二氧化硅薄膜的制備
- TMAH對(duì)硅的刻蝕速率隨著溫度的升高而增加
推薦技術(shù)資料
- 高速功耗比 (2.5MHz)
- 32 位微控制器 (MCU)&
- 微控制器RA Arm Cortex-M MC
- 32MHz Arm Cortex-M23 超
- RA2T1 系列微控制器
- CNC(計(jì)算機(jī)數(shù)控)和制造機(jī)械系統(tǒng)應(yīng)用探究
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究