三維堆疊POP (Package On Package)技術(shù)
發(fā)布時間:2014/5/29 20:39:27 訪問次數(shù):1664
POP( Package On Package)封裝堆疊封裝,POP是一個封裝在另一個封裝上的堆疊。
從圖21-40 (a)中看出:3D系統(tǒng)級封裝SIP是在封裝內(nèi)部堆疊的,其堆疊很復(fù)雜,SCRU-01難度相當(dāng)大;圖21-40 (b)和圖21-40 (c)是POP技術(shù),堆疊的難度比SIP容易和簡單得多。
(a) 3D系統(tǒng)級封裝 (b)底層ASIC(特殊用途的IC) (c) BGA上堆疊BGASIP (Systems In Package) 十2層存儲器
圖21-40 3D系統(tǒng)級封裝與POP(Package On Package)技術(shù)比較
底部POP器件內(nèi)部結(jié)構(gòu)尺寸與POP外形封裝結(jié)構(gòu)
圖21-41 (a)是底部POP器件內(nèi)部結(jié)構(gòu)尺寸。圖中:
A-通過減薄工藝使裸片厚度降到100~50Um。
B-低環(huán)線的高度:75ym。
C-襯底基板厚度和層數(shù)是影響最終堆疊厚度、布線密度和堆疊扭曲控制的關(guān)鍵因素。目前帶盲孔和埋孔的四層基板厚度lOOUm,樹脂涂覆金屬箔外層40ym,四層總高300ym。
D一盡量減少環(huán)線的數(shù)量和高度,確保環(huán)線和外殼之間足夠的間隙,模塑高度0.27~0.35mm。
圖21-41 (b)是POP底面外形的例子;圖21-41 (c)是POP頂面(有Mark)外形的例子。
POP( Package On Package)封裝堆疊封裝,POP是一個封裝在另一個封裝上的堆疊。
從圖21-40 (a)中看出:3D系統(tǒng)級封裝SIP是在封裝內(nèi)部堆疊的,其堆疊很復(fù)雜,SCRU-01難度相當(dāng)大;圖21-40 (b)和圖21-40 (c)是POP技術(shù),堆疊的難度比SIP容易和簡單得多。
(a) 3D系統(tǒng)級封裝 (b)底層ASIC(特殊用途的IC) (c) BGA上堆疊BGASIP (Systems In Package) 十2層存儲器
圖21-40 3D系統(tǒng)級封裝與POP(Package On Package)技術(shù)比較
底部POP器件內(nèi)部結(jié)構(gòu)尺寸與POP外形封裝結(jié)構(gòu)
圖21-41 (a)是底部POP器件內(nèi)部結(jié)構(gòu)尺寸。圖中:
A-通過減薄工藝使裸片厚度降到100~50Um。
B-低環(huán)線的高度:75ym。
C-襯底基板厚度和層數(shù)是影響最終堆疊厚度、布線密度和堆疊扭曲控制的關(guān)鍵因素。目前帶盲孔和埋孔的四層基板厚度lOOUm,樹脂涂覆金屬箔外層40ym,四層總高300ym。
D一盡量減少環(huán)線的數(shù)量和高度,確保環(huán)線和外殼之間足夠的間隙,模塑高度0.27~0.35mm。
圖21-41 (b)是POP底面外形的例子;圖21-41 (c)是POP頂面(有Mark)外形的例子。
上一篇:底部填充膠的固化
上一篇:POP組裝技術(shù)
熱門點擊
- E2PROM
- 皂化作用
- PCB定位孔和夾持邊的設(shè)置
- Sn系焊料與Ni/Au(ENIG)焊盤焊接的
- 典型表面組裝方式
- 偶極子陣列
- 片外 RAM
- 三維堆疊POP (Package On Pa
- PQFN焊盤設(shè)計結(jié)構(gòu)
- PCB層數(shù)及焊盤走線設(shè)計
推薦技術(shù)資料
- 頻譜儀的解調(diào)功能
- 現(xiàn)代頻譜儀在跟蹤源模式下也可以使用Maker和△Mak... [詳細]
- CV/CC InnoSwitch3-AQ 開
- URF1DxxM-60WR3系
- 1-6W URA24xxN-x
- 閉環(huán)磁通門信號調(diào)節(jié)芯片NSDRV401
- SK-RiSC-SOM-H27X-V1.1應(yīng)
- RISC技術(shù)8位微控制器參數(shù)設(shè)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究