使用ChipScope Pro Analyzer模塊
發(fā)布時間:2008/9/11 0:00:00 訪問次數(shù):1804
chipscope pro analyzer模塊為系統(tǒng)級邏輯分析工具,可實時地創(chuàng)建和修改觸發(fā)條件。具有標(biāo)準(zhǔn)的邏輯分析儀類似接口,可作為一個獨立的模塊單獨執(zhí)行,也可以在ise 10.x工程管理器中運行。
選擇【開始】→【程序】→【chipscope pro】→【analyzer】命令,啟動分析儀工具。
如果在ise 10.x的工程管理器中運行,需要有一個已生成的ila core。打開設(shè)計文件,在【processes for source∶...】窗口中選擇【analyze design using chipscope】選項,如圖1所示。
圖1 【analyze design using chipscope】選項
【chipscope pro analyzer】用戶界面由4個窗口和菜單欄構(gòu)成,如圖2所示,分別為工程管理窗口、信號瀏覽器窗口、主窗口和信息顯示窗口。
圖2 chipscope pro analyzer用戶界面
。1)工程管理窗口
工程管理窗口在正確初始化邊界掃描鏈之后,列出掃描鏈上所有能識別的器件。在配置下載完成后該窗口會自動更新,顯示chipscope pro core的數(shù)目,并為每個core創(chuàng)建一個文件夾。其中包含trigger setup、waveform、listing、bus plot等項目,分別用于觸發(fā)條件設(shè)置和觀察信號波形。
。2)信號瀏覽器窗口
在工程管理窗口中選中某一個core后,信號瀏覽器窗口顯示其所有信號。在該窗口中可以增加或刪除視圖中的信號,并重新命名信號或?qū)⑵浣M合為總線等。
■命名信號和總線。在雙擊或右擊后選擇【rename】命令,可以重新命名數(shù)據(jù)口、觸發(fā)口內(nèi)的信號及總線名稱。
■從窗口中添加/移去信號。如果需要從波形分析窗口和列表窗口中移去所選擇的信號,則選擇【clear all】→【waveform】或【clear all】→【 listing】命令。同樣,利用【add all to view)命令可以在窗口中添加信號和總線。
■ 合并和添加信號到總線。對于ila core和iba core,只有數(shù)據(jù)信號可以合并成總線;對于vio core(虛擬輸入/輸出),可以將各種類型的信號分組。右擊相應(yīng)的信號(選擇的信號為lsb),選擇【add to bus】→【new bus】命令,將總線信號重新排序。利用【reverse bus order】命令可以將lsb到msb排列的總線順序變成msb到lsb排列。
。3)主窗口
主窗口用于顯示【trigger setup】、【 waveform】、【listing 】和【bus plot】等窗口信息。
。4)信息顯示窗口
信息顯示窗口用于顯示analyzer工作和執(zhí)行的狀態(tài)信息。
如果chipscope pro的ila core己經(jīng)生成并下載到目標(biāo)器件中,則單擊【open cable/searchjtag chain】按鈕,掃描jtag鏈上的所有器并搜索ila core,彈出如圖3所示的界面。
圖3 在chipscope pro analyzer中打開ila core
chipscope pro analyzer的操作如下。
■ 選擇【jtag chain】菜單項,可執(zhí)行有關(guān)下載電纜的命令,包括jtag鏈掃描(jtag chainsetup)、xilinx并行電纜設(shè)置(xilinx parallel cable)、multilinx和usb電纜設(shè)置,以及安捷倫e5904b電纜設(shè)置(agilent e5904b cable)、關(guān)閉電纜(close cable)、獲取電纜信息(get cable information)和打開自動內(nèi)核狀態(tài)查詢(auto core status poll)等。
■配置文件,在菜單中選擇【device】【configure 】命令。選擇需要配置的器件并打開位流文件,可配置器件,該功能與impact工具相同。配置完成后,將自動檢測所配置的器件內(nèi)是否包含ila core,并更新工程管理器窗口內(nèi)的文件夾顯示core的數(shù)目。
■設(shè)置觸發(fā)參數(shù),在工程管理窗口中選擇需要修改參數(shù)的器件文件夾。選擇【triggersetup】選項。如果沒有顯示該窗口,可以右擊相應(yīng)的器件,選擇【open:frigger setup】命令,或在菜單中選擇【windows】→【new unit windows】命令。選擇【trigger setup】選項后,打開觸發(fā)條件設(shè)置窗口,其中包括【 capture】(捕獲設(shè)置)、【match】(匹配函數(shù))、【trig】(觸發(fā)條件)3個窗中。
在【capture】窗格中可以設(shè)置視窗的數(shù)目和視窗中觸發(fā)事件的位置,這些視窗通常包含由一個觸發(fā)事件產(chǎn)生的一串連續(xù)采樣點。捕獲設(shè)置欄中的【type】列表框定義了所用視窗的類型,如果選擇【windows】類型,那么視窗中的采樣數(shù)必須為2的若干次方,觸發(fā)可以發(fā)生在視窗中的任何位置;選擇【n samples】類型,緩沖器buffer中將包括多個視窗。每個視窗包含ⅳ個采樣點,每個觸發(fā)總是在第1個采樣窗口;【 windows】列表框用來定義窗口的數(shù)目,數(shù)值范圍從1到捕獲緩沖區(qū)的深度之間;【depth】列表框用于每
chipscope pro analyzer模塊為系統(tǒng)級邏輯分析工具,可實時地創(chuàng)建和修改觸發(fā)條件。具有標(biāo)準(zhǔn)的邏輯分析儀類似接口,可作為一個獨立的模塊單獨執(zhí)行,也可以在ise 10.x工程管理器中運行。
選擇【開始】→【程序】→【chipscope pro】→【analyzer】命令,啟動分析儀工具。
如果在ise 10.x的工程管理器中運行,需要有一個已生成的ila core。打開設(shè)計文件,在【processes for source∶...】窗口中選擇【analyze design using chipscope】選項,如圖1所示。
圖1 【analyze design using chipscope】選項
【chipscope pro analyzer】用戶界面由4個窗口和菜單欄構(gòu)成,如圖2所示,分別為工程管理窗口、信號瀏覽器窗口、主窗口和信息顯示窗口。
圖2 chipscope pro analyzer用戶界面
。1)工程管理窗口
工程管理窗口在正確初始化邊界掃描鏈之后,列出掃描鏈上所有能識別的器件。在配置下載完成后該窗口會自動更新,顯示chipscope pro core的數(shù)目,并為每個core創(chuàng)建一個文件夾。其中包含trigger setup、waveform、listing、bus plot等項目,分別用于觸發(fā)條件設(shè)置和觀察信號波形。
。2)信號瀏覽器窗口
在工程管理窗口中選中某一個core后,信號瀏覽器窗口顯示其所有信號。在該窗口中可以增加或刪除視圖中的信號,并重新命名信號或?qū)⑵浣M合為總線等。
■命名信號和總線。在雙擊或右擊后選擇【rename】命令,可以重新命名數(shù)據(jù)口、觸發(fā)口內(nèi)的信號及總線名稱。
■從窗口中添加/移去信號。如果需要從波形分析窗口和列表窗口中移去所選擇的信號,則選擇【clear all】→【waveform】或【clear all】→【 listing】命令。同樣,利用【add all to view)命令可以在窗口中添加信號和總線。
■ 合并和添加信號到總線。對于ila core和iba core,只有數(shù)據(jù)信號可以合并成總線;對于vio core(虛擬輸入/輸出),可以將各種類型的信號分組。右擊相應(yīng)的信號(選擇的信號為lsb),選擇【add to bus】→【new bus】命令,將總線信號重新排序。利用【reverse bus order】命令可以將lsb到msb排列的總線順序變成msb到lsb排列。
。3)主窗口
主窗口用于顯示【trigger setup】、【 waveform】、【listing 】和【bus plot】等窗口信息。
(4)信息顯示窗口
信息顯示窗口用于顯示analyzer工作和執(zhí)行的狀態(tài)信息。
如果chipscope pro的ila core己經(jīng)生成并下載到目標(biāo)器件中,則單擊【open cable/searchjtag chain】按鈕,掃描jtag鏈上的所有器并搜索ila core,彈出如圖3所示的界面。
圖3 在chipscope pro analyzer中打開ila core
chipscope pro analyzer的操作如下。
■ 選擇【jtag chain】菜單項,可執(zhí)行有關(guān)下載電纜的命令,包括jtag鏈掃描(jtag chainsetup)、xilinx并行電纜設(shè)置(xilinx parallel cable)、multilinx和usb電纜設(shè)置,以及安捷倫e5904b電纜設(shè)置(agilent e5904b cable)、關(guān)閉電纜(close cable)、獲取電纜信息(get cable information)和打開自動內(nèi)核狀態(tài)查詢(auto core status poll)等。
■配置文件,在菜單中選擇【device】【configure 】命令。選擇需要配置的器件并打開位流文件,可配置器件,該功能與impact工具相同。配置完成后,將自動檢測所配置的器件內(nèi)是否包含ila core,并更新工程管理器窗口內(nèi)的文件夾顯示core的數(shù)目。
■設(shè)置觸發(fā)參數(shù),在工程管理窗口中選擇需要修改參數(shù)的器件文件夾。選擇【triggersetup】選項。如果沒有顯示該窗口,可以右擊相應(yīng)的器件,選擇【open:frigger setup】命令,或在菜單中選擇【windows】→【new unit windows】命令。選擇【trigger setup】選項后,打開觸發(fā)條件設(shè)置窗口,其中包括【 capture】(捕獲設(shè)置)、【match】(匹配函數(shù))、【trig】(觸發(fā)條件)3個窗中。
在【capture】窗格中可以設(shè)置視窗的數(shù)目和視窗中觸發(fā)事件的位置,這些視窗通常包含由一個觸發(fā)事件產(chǎn)生的一串連續(xù)采樣點。捕獲設(shè)置欄中的【type】列表框定義了所用視窗的類型,如果選擇【windows】類型,那么視窗中的采樣數(shù)必須為2的若干次方,觸發(fā)可以發(fā)生在視窗中的任何位置;選擇【n samples】類型,緩沖器buffer中將包括多個視窗。每個視窗包含ⅳ個采樣點,每個觸發(fā)總是在第1個采樣窗口;【 windows】列表框用來定義窗口的數(shù)目,數(shù)值范圍從1到捕獲緩沖區(qū)的深度之間;【depth】列表框用于每
熱門點擊
- 結(jié)構(gòu)化設(shè)計向?qū)P核生成工具
- 使用ChipScope Pro Analyz
- 將ILA Core、ICON Core和VI
- 將ILA Core、ICON Core和VI
- Linux環(huán)境下基于I2C總線的EEPROM
- 以ChipScope Pro CORE In
- 使用ChipScope Pro
- 引腳和區(qū)域約束編輯器
- 集成化邏輯分析工具的組成和設(shè)計流程
- 關(guān)于博控 SYS TEC CANopen 協(xié)
推薦技術(shù)資料
- DFRobot—玩的就是
- 如果說新車間的特點是“靈動”,F(xiàn)QPF12N60C那么... [詳細(xì)]
- MOSFET 電感單片降壓開關(guān)模式變換器優(yōu)勢
- SiC MOSFET 和 IG
- 新型 電隔離無芯線性霍爾效應(yīng)電
- 業(yè)界超小絕對位置編碼器技術(shù)參數(shù)設(shè)計
- 高帶寬、更高分辨率磁角度傳感技術(shù)應(yīng)用探究
- MagAlpha 角度位置傳感
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究