使用ChipScope Pro
發(fā)布時間:2008/9/11 0:00:00 訪問次數(shù):1322
選擇【開始】→【程序】→【xilinx ise 10.1】→【chipscope】命令,可以分別運行analyzer、core generator和core inserter模塊,如圖2-37所示。但在運行時,需手動指定設計文件。
如果在ise 10.x工程管理器中運行,將自動設置chipscope pro core inserter模塊。所需的設計文件將會自動調入,并生成bus/signal name example files(.cdc)文件,本節(jié)主要介紹這種設計方式。
圖1 運行chipscope pro模塊
注意:使用chipscope pro工具時,需要保證ise 10.x設計工具設置合適的選項。
。1)當使用xst綜合工具時,需要使能【keep hierarchy】選項,以保持設計的層次結構,防止xst綜合工具對所有層次的設計都進行優(yōu)化.希望在插入chipscope pro內核時,不改變原有的網絡和部件名稱。如果沒有使能保留層次屬性,有可能重新優(yōu)化后會在原有的部件中合并其他邏輯,并且網線的名稱發(fā)生變化。
■選擇【edit】→【preferences】命令,打開【process proponies】對訐框。
■打開【processes】選項卜,并將參數(shù)改成【advanced】,然后單擊【ok】按鈕。
■ 在【processes for source】窗口中右擊【swthesizc xst】選瑣后沒置屬陣。
■ 在【sfffiesis options】選lm卡中使能【keep hierarchy】選項如圖2所示.
圖2 使能【keep hierarchy】選項
。2)需要將器件的配晉模式設置成jtag模式,將配置時鐘設置成jtag clock時鐘。
歡迎轉載,信息來自維庫電子市場網(www.dzsc.com)
選擇【開始】→【程序】→【xilinx ise 10.1】→【chipscope】命令,可以分別運行analyzer、core generator和core inserter模塊,如圖2-37所示。但在運行時,需手動指定設計文件。
如果在ise 10.x工程管理器中運行,將自動設置chipscope pro core inserter模塊。所需的設計文件將會自動調入,并生成bus/signal name example files(.cdc)文件,本節(jié)主要介紹這種設計方式。
圖1 運行chipscope pro模塊
注意:使用chipscope pro工具時,需要保證ise 10.x設計工具設置合適的選項。
。1)當使用xst綜合工具時,需要使能【keep hierarchy】選項,以保持設計的層次結構,防止xst綜合工具對所有層次的設計都進行優(yōu)化.希望在插入chipscope pro內核時,不改變原有的網絡和部件名稱。如果沒有使能保留層次屬性,有可能重新優(yōu)化后會在原有的部件中合并其他邏輯,并且網線的名稱發(fā)生變化。
■選擇【edit】→【preferences】命令,打開【process proponies】對訐框。
■打開【processes】選項卜,并將參數(shù)改成【advanced】,然后單擊【ok】按鈕。
■ 在【processes for source】窗口中右擊【swthesizc xst】選瑣后沒置屬陣。
■ 在【sfffiesis options】選lm卡中使能【keep hierarchy】選項如圖2所示.
圖2 使能【keep hierarchy】選項
(2)需要將器件的配晉模式設置成jtag模式,將配置時鐘設置成jtag clock時鐘。
歡迎轉載,信息來自維庫電子市場網(www.dzsc.com)