將ILA Core、ICON Core和VIO Core插入到設(shè)計中一
發(fā)布時間:2008/9/11 0:00:00 訪問次數(shù):1399
(2)為建立xco文件,選擇【project】-【new source】命令,彈出【new source wizard】對話挺。選擇【ip(core generator&architccmre wiard)】義件類型并輸入文仵名test_chip、如圖1所示。
圖1 選擇源文件類型并輸入文件名
。3)單擊【next】按鈕,選擇【debug 8c verification】選項并展開【chipscope pro】選項,如圖2所示。分別選擇icon(integrated controller)和ila(integrated logic analyzer)這兩個core插入到設(shè)計中。
圖2 展開【chipscope pro】選項
(4)選擇ila(integrated logic analyzer)core,單擊【next】按鈕,將出現(xiàn)圖3所示的界面,將core命名為“ila_core”。
■ 【number of trigger ports】下拉列表框:為輸入觸發(fā)端口數(shù),可以選擇相應(yīng)的ila core輸入觸發(fā)端口的數(shù)目,每個ila core最多可以提供16個輸入觸發(fā)端口。
■【max sequence levels】下拉列表框:為觸發(fā)條件序列器設(shè)置,最大為16個級別!0”表示沒有觸發(fā)條件序列器,原理如圖4所示。從圖中看出,觸發(fā)條件序列器是—個簡單的循環(huán)狀態(tài)機(jī)。當(dāng)觸發(fā)條件滿足的情況下,最大可傳遞16個狀態(tài) 。前一級的輸出(條件滿足)作為下一級的條件,依此類推。
■ 【use rpms】復(fù)選框:是否選擇相對布局或定位宏(relationally placed macros)來生成一個獨(dú)立的core,可能阻止布局布線器對區(qū)域內(nèi)用于放置chipscope pro內(nèi)核的所有邏輯進(jìn)行布局優(yōu)化。為了保證較好的時序特性,通常需要使用rpm,但會占用較多的邏輯資源。
圖3 添加chipscope pro ila模塊
圖4 觸發(fā)條件序列器原理
■ 【enable trigger output port】復(fù)選框:是否需要輸出觸發(fā)條件滿足信號,該信號通常用于系統(tǒng)的監(jiān)控和邏輯設(shè)計。
■ 【 sample on】下拉列表框:選擇采用上升沿或下降沿觸發(fā)。
■ 【 sample data depth】下拉列表框:采樣數(shù)據(jù)的深度,與所選器件有關(guān)。
■ 【 enable storage qualification 】復(fù)選框:作用等同于觸發(fā)條件,指存儲器限制條件。但它與滿足觸發(fā)(trigger)條件有所不同'是trigger的一種補(bǔ)充。當(dāng)被測邏輯滿足觸發(fā)條件后,也可以通過該選項來控制是否能夠記錄到存儲器中,默認(rèn)為使能。
■ 【data same as trigger】復(fù)選框:數(shù)據(jù)和觸發(fā)器是否選擇相同。數(shù)據(jù)與觸發(fā)信號相同是常用模式,因為用戶可以捕獲和采集來自ila的任何數(shù)據(jù)。在這種模式下,ila core省略了數(shù)據(jù)輸入端口,因此可以減少對clb和布線資源的占用。但是總的數(shù)據(jù)寬度不能大于256位。如果不選擇該復(fù)選框,那么數(shù)據(jù)和觸發(fā)信號完全獨(dú)立。當(dāng)采樣的數(shù)據(jù)位寬小于觸發(fā)寬度時,這種模式能減少采集的數(shù)據(jù),節(jié)省blockram資源。
。5)單擊【next】按鈕,進(jìn)入ila參數(shù)設(shè)置對話框,如圖5所示。需要對每個觸發(fā)器端口分別進(jìn)行設(shè)置,每個ila core最多可以提供16個輸入觸發(fā)端口。各個觸發(fā)端口的參數(shù)將在圖中設(shè)置,包括觸發(fā)寬度和觸發(fā)條件判斷單元的類型和數(shù)目。觸發(fā)端口由一條或多條信號線組成,信號線的總數(shù)稱為“觸發(fā)寬度”,最多可達(dá)256。觸發(fā)匹配單元是一個比較器,它和觸發(fā)端口相連,用于檢測觸發(fā)端口是否滿足特定的條件。一個觸發(fā)端口可以有1~16個觸發(fā)匹配單元,這些觸發(fā)條件判斷單元可以組合起來構(gòu)成邏輯分析儀的觸發(fā)條件用于捕獲數(shù)據(jù)。觸發(fā)匹配單元設(shè)置得越多,占用的邏輯資源越多。因此在滿足設(shè)定觸發(fā)條件要求的情況下,應(yīng)盡量減少觸發(fā)匹配單元的數(shù)目。
圖5 ila模塊參數(shù)設(shè)置對話框
歡迎轉(zhuǎn)載,信息來自維庫電子市場網(wǎng)(www.dzsc.com)
。2)為建立xco文件,選擇【project】-【new source】命令,彈出【new source wizard】對話挺。選擇【ip(core generator&architccmre wiard)】義件類型并輸入文仵名test_chip、如圖1所示。
圖1 選擇源文件類型并輸入文件名
。3)單擊【next】按鈕,選擇【debug 8c verification】選項并展開【chipscope pro】選項,如圖2所示。分別選擇icon(integrated controller)和ila(integrated logic analyzer)這兩個core插入到設(shè)計中。
圖2 展開【chipscope pro】選項
(4)選擇ila(integrated logic analyzer)core,單擊【next】按鈕,將出現(xiàn)圖3所示的界面,將core命名為“ila_core”。
■ 【number of trigger ports】下拉列表框:為輸入觸發(fā)端口數(shù),可以選擇相應(yīng)的ila core輸入觸發(fā)端口的數(shù)目,每個ila core最多可以提供16個輸入觸發(fā)端口。
■【max sequence levels】下拉列表框:為觸發(fā)條件序列器設(shè)置,最大為16個級別!0”表示沒有觸發(fā)條件序列器,原理如圖4所示。從圖中看出,觸發(fā)條件序列器是—個簡單的循環(huán)狀態(tài)機(jī)。當(dāng)觸發(fā)條件滿足的情況下,最大可傳遞16個狀態(tài) 。前一級的輸出(條件滿足)作為下一級的條件,依此類推。
■ 【use rpms】復(fù)選框:是否選擇相對布局或定位宏(relationally placed macros)來生成一個獨(dú)立的core,可能阻止布局布線器對區(qū)域內(nèi)用于放置chipscope pro內(nèi)核的所有邏輯進(jìn)行布局優(yōu)化。為了保證較好的時序特性,通常需要使用rpm,但會占用較多的邏輯資源。
圖3 添加chipscope pro ila模塊
圖4 觸發(fā)條件序列器原理
■ 【enable trigger output port】復(fù)選框:是否需要輸出觸發(fā)條件滿足信號,該信號通常用于系統(tǒng)的監(jiān)控和邏輯設(shè)計。
■ 【 sample on】下拉列表框:選擇采用上升沿或下降沿觸發(fā)。
■ 【 sample data depth】下拉列表框:采樣數(shù)據(jù)的深度,與所選器件有關(guān)。
■ 【 enable storage qualification 】復(fù)選框:作用等同于觸發(fā)條件,指存儲器限制條件。但它與滿足觸發(fā)(trigger)條件有所不同'是trigger的一種補(bǔ)充。當(dāng)被測邏輯滿足觸發(fā)條件后,也可以通過該選項來控制是否能夠記錄到存儲器中,默認(rèn)為使能。
■ 【data same as trigger】復(fù)選框:數(shù)據(jù)和觸發(fā)器是否選擇相同。數(shù)據(jù)與觸發(fā)信號相同是常用模式,因為用戶可以捕獲和采集來自ila的任何數(shù)據(jù)。在這種模式下,ila core省略了數(shù)據(jù)輸入端口,因此可以減少對clb和布線資源的占用。但是總的數(shù)據(jù)寬度不能大于256位。如果不選擇該復(fù)選框,那么數(shù)據(jù)和觸發(fā)信號完全獨(dú)立。當(dāng)采樣的數(shù)據(jù)位寬小于觸發(fā)寬度時,這種模式能減少采集的數(shù)據(jù),節(jié)省blockram資源。
。5)單擊【next】按鈕,進(jìn)入ila參數(shù)設(shè)置對話框,如圖5所示。需要對每個觸發(fā)器端口分別進(jìn)行設(shè)置,每個ila core最多可以提供16個輸入觸發(fā)端口。各個觸發(fā)端口的參數(shù)將在圖中設(shè)置,包括觸發(fā)寬度和觸發(fā)條件判斷單元的類型和數(shù)目。觸發(fā)端口由一條或多條信號線組成,信號線的總數(shù)稱為“觸發(fā)寬度”,最多可達(dá)256。觸發(fā)匹配單元是一個比較器,它和觸發(fā)端口相連,用于檢測觸發(fā)端口是否滿足特定的條件。一個觸發(fā)端口可以有1~16個觸發(fā)匹配單元,這些觸發(fā)條件判斷單元可以組合起來構(gòu)成邏輯分析儀的觸發(fā)條件用于捕獲數(shù)據(jù)。觸發(fā)匹配單元設(shè)置得越多,占用的邏輯資源越多。因此在滿足設(shè)定觸發(fā)條件要求的情況下,應(yīng)盡量減少觸發(fā)匹配單元的數(shù)目。
圖5 ila模塊參數(shù)設(shè)置對話框
歡迎轉(zhuǎn)載,信息來自維庫電子市場網(wǎng)(www.dzsc.com)
熱門點擊
- 結(jié)構(gòu)化設(shè)計向?qū)P核生成工具
- 使用ChipScope Pro Analyz
- 將ILA Core、ICON Core和VI
- 將ILA Core、ICON Core和VI
- Linux環(huán)境下基于I2C總線的EEPROM
- 以ChipScope Pro CORE In
- 使用ChipScope Pro
- 引腳和區(qū)域約束編輯器
- 集成化邏輯分析工具的組成和設(shè)計流程
- 關(guān)于博控 SYS TEC CANopen 協(xié)
推薦技術(shù)資料
- DFRobot—玩的就是
- 如果說新車間的特點是“靈動”,F(xiàn)QPF12N60C那么... [詳細(xì)]
- 100A全集成電源模塊R
- Teseo-VIC6A GNSS車用精準(zhǔn)定位
- 高效先進(jìn)封裝工藝
- 模數(shù)轉(zhuǎn)換器 (Analog-to-Digit
- 集成模數(shù)轉(zhuǎn)換器(ADC)
- 128 通道20 位電流數(shù)字轉(zhuǎn)換器̴
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究