PACE時序分析功能
發(fā)布時間:2008/9/11 0:00:00 訪問次數(shù):526
(1)在進行飛線傳輸延遲分析時,首先必須選擇【iobs】→【 show fight times】命令啟動分析功能,如圖1所示。
圖1 啟動飛線傳輸延遲分析功能
(2)選擇【tools】→【 display overlay…】命令,pace可通過不同的顏色來區(qū)分器件內(nèi)的裸片與封裝引腳之間的飛線傳輸延遲,如圖2所示。
圖2 裸片焊盤與封裝引腳之間的傳輸延遲分類
。3)在【architecture view】窗口中對不同傳輸延遲的輸入/輸出引腳采用不同的顏色,如圖3所示。設(shè)計者可以重新組合關(guān)鍵的信號輸出,以提高設(shè)計的性能。
。4)打開【architecture view)窗口,選擇【iobs】→【show clock regions】命令。pace工具將用不同的顏色顯示邏輯器件內(nèi)部不同時鐘分區(qū),如圖4所示。該功能能夠為設(shè)計者在規(guī)劃邏輯設(shè)計區(qū)域時提供一定的幫助。
。5)選擇【tools】—【display overlay】命令,打開【clock regions】窗口。pace能夠顯示不同的時鐘輸入所分配的區(qū)域,如圖5所示。
圖3 傳輸延遲
圖4 邏輯器件內(nèi)部不同時鐘分區(qū)
圖5 不同的時鐘輸人分配的區(qū)域表
。6)對于一些多時鐘的設(shè)計,在將所有(或一部分)模塊放人劃定的區(qū)域后可以通過選擇【tools】→【clock analysis 】命令進行hl鐘分析,如圖2-81所示,從圖中可以看出,【clocksper region】窗口顯示每個區(qū)域內(nèi)的時鐘數(shù)量,在其中可以設(shè)置每個區(qū)域允許的最多時鐘個數(shù).如果實際的時鐘個數(shù)超過了該設(shè)定值,分析工具將會告警。在【regions per cloc k】窗口中,若顯示時鐘信號到達該區(qū)域設(shè)定值,則用星號“*”注明。
圖6時鐘區(qū)域分析
歡迎轉(zhuǎn)載,信息來自維庫電子市場網(wǎng)(www.dzsc.com)
。1)在進行飛線傳輸延遲分析時,首先必須選擇【iobs】→【 show fight times】命令啟動分析功能,如圖1所示。
圖1 啟動飛線傳輸延遲分析功能
。2)選擇【tools】→【 display overlay…】命令,pace可通過不同的顏色來區(qū)分器件內(nèi)的裸片與封裝引腳之間的飛線傳輸延遲,如圖2所示。
圖2 裸片焊盤與封裝引腳之間的傳輸延遲分類
。3)在【architecture view】窗口中對不同傳輸延遲的輸入/輸出引腳采用不同的顏色,如圖3所示。設(shè)計者可以重新組合關(guān)鍵的信號輸出,以提高設(shè)計的性能。
。4)打開【architecture view)窗口,選擇【iobs】→【show clock regions】命令。pace工具將用不同的顏色顯示邏輯器件內(nèi)部不同時鐘分區(qū),如圖4所示。該功能能夠為設(shè)計者在規(guī)劃邏輯設(shè)計區(qū)域時提供一定的幫助。
(5)選擇【tools】—【display overlay】命令,打開【clock regions】窗口。pace能夠顯示不同的時鐘輸入所分配的區(qū)域,如圖5所示。
圖3 傳輸延遲
圖4 邏輯器件內(nèi)部不同時鐘分區(qū)
圖5 不同的時鐘輸人分配的區(qū)域表
。6)對于一些多時鐘的設(shè)計,在將所有(或一部分)模塊放人劃定的區(qū)域后可以通過選擇【tools】→【clock analysis 】命令進行hl鐘分析,如圖2-81所示,從圖中可以看出,【clocksper region】窗口顯示每個區(qū)域內(nèi)的時鐘數(shù)量,在其中可以設(shè)置每個區(qū)域允許的最多時鐘個數(shù).如果實際的時鐘個數(shù)超過了該設(shè)定值,分析工具將會告警。在【regions per cloc k】窗口中,若顯示時鐘信號到達該區(qū)域設(shè)定值,則用星號“*”注明。
圖6時鐘區(qū)域分析
歡迎轉(zhuǎn)載,信息來自維庫電子市場網(wǎng)(www.dzsc.com)
上一篇:PACE的SO分析口DRC功能
熱門點擊
- 結(jié)構(gòu)化設(shè)計向?qū)P核生成工具
- 使用ChipScope Pro Analyz
- 將ILA Core、ICON Core和VI
- 將ILA Core、ICON Core和VI
- Linux環(huán)境下基于I2C總線的EEPROM
- 以ChipScope Pro CORE In
- 使用ChipScope Pro
- 引腳和區(qū)域約束編輯器
- 集成化邏輯分析工具的組成和設(shè)計流程
- 關(guān)于博控 SYS TEC CANopen 協(xié)
推薦技術(shù)資料
- DFRobot—玩的就是
- 如果說新車間的特點是“靈動”,F(xiàn)QPF12N60C那么... [詳細]
- 扇出型面板級封裝(FOPLP)
- 全球首款無掩模光刻系統(tǒng)—DSP
- 紫光閃存E5200 PCIe 5.0 企業(yè)級
- NAND Flash 技術(shù)和系
- 高性能DIMM 內(nèi)存數(shù)據(jù)技術(shù)封
- PCIe Gen4 SSD主控
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究