微處理器溫度控制模擬輸入階段功能塊
發(fā)布時(shí)間:2008/9/20 0:00:00 訪問次數(shù):307
輸入階段功能塊既和特定處理數(shù)據(jù)結(jié)構(gòu)聯(lián)系在一起,同時(shí)也和一定處理執(zhí)行邏輯聯(lián)系在一起。所處理的數(shù)據(jù)結(jié)構(gòu)通過輸入階段前面板上對應(yīng)的簇進(jìn)行讀取和更新。處理邏輯則和對應(yīng)的邏輯功能相聯(lián)系。
輸入階段所要實(shí)現(xiàn)的功能包括,獲得輸入階段的當(dāng)前溫度、檢查定時(shí)循環(huán)結(jié)構(gòu)前一循環(huán)過程的輸出階段是否延遲完成功能、為本次循環(huán)過程即將執(zhí)行的計(jì)算階段設(shè)定截止時(shí)間和起始時(shí)間參數(shù)、把本階段的起始時(shí)間和前一循環(huán)過程中的終止時(shí)間保存在矩陣中以備繪制定時(shí)圖。由于本階段是定時(shí)循環(huán)結(jié)構(gòu)每個循環(huán)的第一個階段,因此,需檢查前一循環(huán)過程中的循環(huán)結(jié)束是否延遲完成。同時(shí),完成輸入階段前面板處理過程定時(shí)界面及處理過程狀態(tài)界面相應(yīng)的數(shù)據(jù)更新功能。
歡迎轉(zhuǎn)載,信息來自維庫電子市場網(wǎng)(www.dzsc.com)
輸入階段功能塊既和特定處理數(shù)據(jù)結(jié)構(gòu)聯(lián)系在一起,同時(shí)也和一定處理執(zhí)行邏輯聯(lián)系在一起。所處理的數(shù)據(jù)結(jié)構(gòu)通過輸入階段前面板上對應(yīng)的簇進(jìn)行讀取和更新。處理邏輯則和對應(yīng)的邏輯功能相聯(lián)系。
輸入階段所要實(shí)現(xiàn)的功能包括,獲得輸入階段的當(dāng)前溫度、檢查定時(shí)循環(huán)結(jié)構(gòu)前一循環(huán)過程的輸出階段是否延遲完成功能、為本次循環(huán)過程即將執(zhí)行的計(jì)算階段設(shè)定截止時(shí)間和起始時(shí)間參數(shù)、把本階段的起始時(shí)間和前一循環(huán)過程中的終止時(shí)間保存在矩陣中以備繪制定時(shí)圖。由于本階段是定時(shí)循環(huán)結(jié)構(gòu)每個循環(huán)的第一個階段,因此,需檢查前一循環(huán)過程中的循環(huán)結(jié)束是否延遲完成。同時(shí),完成輸入階段前面板處理過程定時(shí)界面及處理過程狀態(tài)界面相應(yīng)的數(shù)據(jù)更新功能。
歡迎轉(zhuǎn)載,信息來自維庫電子市場網(wǎng)(www.dzsc.com)
熱門點(diǎn)擊
- 使用ChipScope Pro Analyz
- LabVIEW的瀏覽器訪問
- 將ILA Core、ICON Core和VI
- Xilinx的可控制阻抗匹配(DC/XCIT
- 將ILA Core、ICON Core和VI
- 以ChipScope Pro CORE In
- 使用ChipScope Pro
- 引腳和區(qū)域約束編輯器
- 集成化邏輯分析工具的組成和設(shè)計(jì)流程
- LabVIEW的Web服務(wù)器瀏覽器訪問
推薦技術(shù)資料
- DFRobot—玩的就是
- 如果說新車間的特點(diǎn)是“靈動”,F(xiàn)QPF12N60C那么... [詳細(xì)]
- 完整模擬前端 (AFE) 監(jiān)控
- 2 通道至 4 通道數(shù)字隔離
- 集成雙通道柵極驅(qū)動器̴
- 隔離式半橋 (HB) 柵極驅(qū)動器解決方案
- 高效率降壓 DC/DC 變換器 IC
- 2.3V 至 5.5V 輸入、0.6A、PS
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究